pll - phase lock loop(위상 고정 회로)
프로세서의 성능이 향상됨에 따라, 프로세서에 인가되는 클럭 스피드는 점점 높아지게 되는데, 클럭을 발생시키는 오실레이터나 크리스털 같은 부품들은 높은 클럭을 발생시키는 것일수록 값이 비싸지고, emi 문제를 발생시킨다. 또한 구조적으로 고품질의 높은 클럭을 발생시키는데 그 한계가 존재한다. 이런 상황에서 pll은 입출력 조절 기능을 통해 낮은 주파수의 클럭을 몇 배의 높은 클럭 주파수로 바꿔주는 역할까지 한다.
tms320f28x dsp에 있는 pll 회로는 최저 0.5배에서 최대 5배까지 그 입출력비가 조절된다.
watchdog
높은 안정성과 신뢰성을 요구하는 분야에 사용되는 dsp의 경우 안전사고를 최대한 막기 위해서는 칩 자체에도 많은 안정성과 신뢰성이 요구된다.
따라서 dsp에는 칩 자체의 안정성을 요구하는 요소들이 많이 내재되어 있는데, 그 중 대표적인 안전장치가 바로 와치독이 되겠다.
댓글 없음:
댓글 쓰기